一. 考试内容
1. 数字逻辑基础(1) 常用数制 二进制、8进制、十进制、十六进制数及其变换。(2) 几种简略的编码 bcd 码:8421 码、5421 码、2421 码、余 3 码;格雷码。(3) 根柢逻辑运算和复合逻辑运算 与、或、非、与非、或非、与或非、异或、同或。(4) 根柢逻辑规则和规则 逻辑函数的相等,根柢逻辑定理,逻辑代数的三条规则,常用公式。(5) 逻辑函数的标准方法 与-或式和或-与式,两种标准方法,真值表和逻辑函数式。(6) 逻辑函数的化简 公式化简法,卡诺图化简法。(7) 不完全断定的逻辑函数及其化简2. 逻辑门电路(1) 晶体管开关特性 半导体二极管开关特性,半导体三极管开关特性,mos 管开关特性。(2) ttl 门电路 ttl 与非门典型电路及其作业原理、电压传输特性、静态输入和输出特性、动态特性。(3) 其他类型的 ttl 门 oc 门、三态输出门电路规划、作业特性。(4) mos 门电路 各种 nmos 门电路的电路规划,各种 cmos 门电路的电路规划,cmos 集成电路的特征。(5) ttl 与 cmos 电路的接口。3. 组合逻辑电路(1) 由门电路构成的组合电路的分析和方案 组合电路的一般分析办法, 组合电路的一般方案办法。(2) 由中规划集成电路构成的组合逻辑电路 自顶向下的模块化方案办法;二进制、二-十进制编码器的电路规划,通用编码器集成电路的拓宽和使用;二进制、二-十进制译码器的电路规划,通用译码器集成电路的拓宽,使用译码器构成组合逻辑电路,led 闪现器,闪现译码器的方案和使用;数据选择器电路方案,通用数据选择器集成电路的拓宽,使用数据选择器构成组合逻辑电路;数据分配器的构成和使用;半加器和全加器电路规划,高速加法器电路,加法器使用(如码变换器、减法器、十进加法器等);数值比照器电路规划,多位数值比照器的构成。4. 时序逻辑电路(1) 时序逻辑电路的根柢概念 时序逻辑电路的规划模型,状况表,状况图。(2) 存储器件 锁存器的电路规划和作业原理(门控 rs 锁存器、rs 锁存器、d 锁存器);触发器的电路规划和作业原理(主从 rs 触发器、主从 d 触发器、主从 jk触发器、坚持堵塞d 触发器、cmos 边缘触发器);触发器逻辑功用变换,触发器使用。(3) 由小规划集成电路构成的时序逻辑电路的分析和方案 同步时序逻辑电路的分析;同步时序逻辑电路的方案。(4) 由中规划集成电路构成的时序逻辑电路 计数器电路方案(同步二进制计数器、异步二进制计数器、二进制可逆计数器、同步十进制计数器、异步十进制计数器),使用通用集成计数器构成任意进制计数器;存放器和移位存放器电路规划和常用集成电路,移位存放器使用;环形计数器和扭环形计数器的方案和使用。(5) 序列信号发生器方案 计数型,移位型 。
5. 存储器和可编程逻辑电路
(1) 存储器 rom 的规划及使用,prom 的使用;ram 的规划,ram 容量的拓宽。
(2) 可编程逻辑器件 pld 器件的阵列图;pal 的根柢规划, pal 的首要特征;gal 的根柢规划, gal 的首要特征。
6. 脉冲信号的发生与整型
(1) 555 守时器 555 守时器的电路规划和逻辑功用。
(2) 施密特触发器 用 555 守时器构成施密特触发器,集成施密特触发器的特性,施密特触发器的使用。
(3) 单稳态触发器 用 555 守时器构成单稳态触发器, 用施密特触发器构成单稳态触发器,集成单稳态触发器的使用。
(4) 多谐振荡器 用 555 守时器构成多谐振荡器,用施密特触发器构成多谐振荡器。
7. 数模和模数变换
(1) d/a 变换器 d/a 变换器的根来历理和首要技能参数,集成 d/a 变换器使用。
(2) a/d 变换器 a/d 变换器的根来历理和首要技能参数,集成a/d 变换器使用。
二.题型
选择、填充、电路分析、电路方案、电路批改等。
三.考试方法
闭卷书面考试。
四.参阅书
1.
蒋立平. 数字逻辑电路与体系方案(第 3 版).北京:电子工业出书社,2021.1